Descriptif
La conception de systèmes embarqués génère des systèmes complets comprenant des parties logicielles et matérielles
indissociables et concues conjointement. Les systèmes résultants sont de manière quasi systématique amenés a résider
sur une seule puce d'ou leurs appellation de systèmes sur puce. Les méthodologies de conception de Systèmes sur Puce (SOC - System on Chip)
sont un outil indispensable pour un ingénieur amène a concevoir un système embarqué pour déterminer les possibilités
offertes par la technologie pour réaliser le système étudié sous les contraintes spécifiés.
Le cours introduit les méthodologies de conception de SOC et leurs applications dans des exemples industriels avec une focalisation sur les MPSOC (Multiprocessors System on Chip) et les NOCs (Network on Chip).
indissociables et concues conjointement. Les systèmes résultants sont de manière quasi systématique amenés a résider
sur une seule puce d'ou leurs appellation de systèmes sur puce. Les méthodologies de conception de Systèmes sur Puce (SOC - System on Chip)
sont un outil indispensable pour un ingénieur amène a concevoir un système embarqué pour déterminer les possibilités
offertes par la technologie pour réaliser le système étudié sous les contraintes spécifiés.
Le cours introduit les méthodologies de conception de SOC et leurs applications dans des exemples industriels avec une focalisation sur les MPSOC (Multiprocessors System on Chip) et les NOCs (Network on Chip).
Objectifs pédagogiques
Maitrise des méthodologies de conception de SOC (Systèmes sur puce)
Maitrise avancée des outils de conception multicoeurs hétérogènes
Maitrise avancée conception SOC sur circuit FPGA
Maitrise flot automatisée DSE Design space exploration
Analyse applications IA et robotique sur systèmes embarqués
21 heures en présentiel
42 heures de travail personnel estimé pour l’étudiant.
Diplôme(s) concerné(s)
Format des notes
Numérique sur 20Programme détaillé
1. CM:
Multiprocesseurs sur puce - Introduction, enjeux et tendances technologiques
NOC - Switch
2. TD en salle info:
Projet multicore pour l'analyse Big data
3. CM:
Optimisation de SOC
Design Space Exploration
4. TD en salle info:
Projet multicore pour l'analyse Big data
5. CM:
Synthèse SOC
Synthèse NOC
6. TD en salle info:
Projet multicore pour l'analyse Big data
7. CM:
Microélectronique 3D
Opto-électronique
Circuits 3D Multicore et manycore
8. TD en salle info:
Projet multicore pour l'analyse Big data
9. CM:
KALRAY
10. TD en salle info:
Projet multicore pour l'analyse Big data
11. CM:
Présentation Projets
12. Contrôle:
Examen écrit